- Zen 7 - intégration profonde de l’IA dans le CPU
- AVX10 unifie les ensembles d’instructions AVX-512 et AVX2
- ACE introduit de nouvelles extensions matricielles standardisées pour accélérer les calculs d’IA.
- FRED réduit la latence système
- ChkTag x86 renforce la sécurité mémoire contre certaines failles
AMD a levé le voile sur Zen 7, sa prochaine microarchitecture processeur. Elle va se concentrer en partie sur l’intégration de l’IA au cœur même du CPU. L’entreprise promet une conception repensée pour rendre ses puces x86 plus performantes, plus sûrs et surtout mieux adaptées aux charges de travail d’IA et de calcul intensif.
AVX10 et ACE : l’IA au cœur de Zen 7
Parmi les nouveautés majeures prévues avec Zen 7, deux technologies sont mises en avant. Nous avons l’AVX10 et ACE. La première unifie les ensembles d’instructions AVX-512 et AVX2 afin de proposer un meilleur équilibre entre performances vectorielles et compatibilité logicielle. Les puces Zen 7 devraient ainsi mieux gérer les tâches mathématiques lourdes, essentielles à la formation et à l’inférence des modèles d’intelligence artificielle.
De son coté ACE est l’abréviation de Advanced Matrix Extensions for Matrix Manipulation. Il s’agit d’un nouvel ensemble d’instructions visant à accélérer les calculs matriciels, cœur de nombreux algorithmes d’IA. Il est intéressant de souligner qu’ACE est décrit comme une technologie standardisée pour toute l’industrie. Il n’est donc pas exclu de retrouver sa prise en charge dans une large gamme d’appareils allant des smartphones aux serveurs de calcul haute performance.
FRED et ChkTag
AMD promet aussi un renforcement de la sécurité et de la réactivité. La nouvelle fonction FRED (Flexible Return and Event Delivery) va remplacer le modèle actuel d’interruption matérielle. Elle est censée réduit la latence système et améliorer la gestion des événements. Cette technologie n’est pas inconnue puisqu’elle est déjà explorée par Intel dans son architecture x86S.
Enfin AMD va introduire le marquage mémoire ChkTag x86. Cette avancée devrait contrer plusieurs types de vulnérabilités de données au niveau de la mémoire causées par des dépassements de tampon et des erreurs d’utilisation de mémoire après libération.




[ Cette technologie n’est pas inconnue puisqu’elle est déjà explorée
par Intel dans son architecture x86S. ]
Le fameux projet solo d’un pervers narcissique raté du C++ plus
engagé dans des activités parallèles de lobbying woke rotten source
(e.g. comité Théodule ISO WG21, compilateur Clang) que dans la
réduction de la production de bogues logiciels chez son employeur
Intel.
A quand le départ d’Intel pour AMD pour Aaron Ballman?
Ainsi celui-ci aura tout le loisir à ses heures perdues de redéfinir
à sa convenance le langage C++ à défaut de maîtriser ses dialectes
existants du C++98 au C++23 munis d’une bibliothèque normalisée
obèse… incapable de faire la moindre boisson chaude. 😉